Устройства, способные сдвигать фронт и спад прямоугольного импульса, находит широкое применение в цифровой технике. На рис 1 приведена принципиальная схема одного из таких устройств.

Его принцип действия основан на том, что элемент D1.1 не изменит своего состояния до тех пор, пока уровень входного напряжения не достигнет некоторого заданного значения (для фронта импульса это UT+ , для спада UT- ).

С появлением на входе фронта импульса конденсатор C1 начинает заряжаться через цепь V1R1, а с появлением спада разряжается через V2R2. Таким образом, фронт и спад импульса на выходе элемента D1.2 будут задержаны относительно входного на определенное время. Необходимо отметить, что пороговые свойства логических элементов этой серии сильно зависят от напряжения источника питания (Uп).

Так, например, при напряжении источника питания 5 В UT+ и UT- равны соответственно 3,3 и 2,3 В, при Uп= 10 В 7 и 5,1 В, а при Uп=15 В 9,4 В и 7.3 В. Диаграмма работы устройства представлена на рис. 2.

регулируемая временная задержка импульса

Времена задержек зависят также и от номиналов элементов R1, R2. С1. Так для фронта её можно определить по формуле

а для спада справедлива формула

Максимальное время задержки фронта и спада импульса не может превышать 80% от продолжительности входного импульса. Практически же полученные значения немного отличаются от теоретически рассчитанных из-за различия параметров отдельных зкземпляров микросхем.

Примечание. В описываемом устройстве можно использовать элементы «2И-НЕ» микросхем серии К176 и диоды КД503, КД514, КД521.

Смотрите также:
Общая харектеристика импульсного сигнала
Устройство задержки сигнала